Да знаю я о том, что у u5s нет FPU. И то, что он делает, больше похоже на правильно реализованый кэш с нулевой латентностью, тогда результаты будут вполне логичны. А то, где он "делает", объясняется "асинхронностью" 2.0 у DX2.
Да. Унрекгнайзед не причем, это фигня. Prime и кэши не детектит нормально, но ему это не мешает их использовать. Просто Prime fpu юзает, видимо.
Как кэши на сабжевой матери настраиваются - знаю. Из бивиса. Оба.
Пока не припаяю ШИМ CPU_БП c возможностью 6V, ничего не надо из кроликов. Пока доступно только 5V. Если у кого есть XELIX127A, то еще и 3.3V и 3.45V. А хочется 4V для X5 и 6V для DX2 и U5S
Да знаю я о том, что у u5s нет FPU. И то, что он делает, больше похоже на правильно реализованый кэш с нулевой латентностью, тогда результаты будут вполне логичны. А то, где он "делает", объясняется "асинхронностью" 2.0 у DX2.
Да. Унрекгнайзед не причем, это фигня. Prime и кэши не детектит нормально, но ему это не мешает их использовать. Просто Prime fpu юзает, видимо.
Как кэши на сабжевой матери настраиваются - знаю. Из бивиса. Оба.
Пока не припаяю ШИМ CPU_БП c возможностью 6V, ничего не надо из кроликов. Пока доступно только 5V. Если у кого есть XELIX127A, то еще и 3.3V и 3.45V.
А хочется 4V для X5 и 6V для DX2 и U5S